Dépôt Institutionnel de l'Université Ferhat ABBAS - Sétif 1 >
Faculté de Technologie >
Département d'Electronique >
Mémoires de magistère >
Veuillez utiliser cette adresse pour citer ce document :
http://dspace.univ-setif.dz:8888/jspui/handle/123456789/2473
|
Titre: | MODELISATION DES CIRCUITS ANALOGIQUES ET NUMERIQUES POUR LE TEST |
Auteur(s): | Gamoura, Amar |
Mots-clés: | niveaux d‘abstraction modélisation de fautes faute de collage PWL réduction de fautes Pspice simulation |
Date de publication: | 18-jui-2018 |
Résumé: | Le présent travail traite d’abord les méthodologies de conception hiérarchiques, les notions de niveaux d’abstraction dans le domaine analogique et numérique ainsi que la méthodologie de modélisation, les principaux modèles de fautes tels que collage simple, court circuit etc. Les différents types de simulation ainsi que leurs algorithmes sont aussi présentés. L’objectif de notre travail est la modélisation des circuits analogiques et numériques en l’absence et présence de fautes. La construction de ces modèles est effectuée en appliquant l’approche d’approximation linéaire par morceaux (PWL). Les modèles sont représentés par des quadripôles comportant des éléments linéaires tels que résistances, sources de tension contrôlées et indépendantes. L’approche de compression de fautes (Fault Collapsing Approach) est appliquée pour réduire le nombre de fautes. La détection de ces fautes se fait par utilisation du simulateur OrcadPspice9.2 dont nous disposons. |
URI/URL: | http://dspace.univ-setif.dz:8888/jspui/handle/123456789/2473 |
Collection(s) : | Mémoires de magistère
|
Fichier(s) constituant ce document :
|
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.
|