DSpace
 

Dépôt Institutionnel de l'Université Ferhat ABBAS - Sétif 1 >
Faculté de Technologie >
Département d'Electronique >
Thèses de doctorat >

Veuillez utiliser cette adresse pour citer ce document : http://dspace.univ-setif.dz:8888/jspui/handle/123456789/1236

Titre: Parallélisme et Logique Floue Appliqués Aux outils de la CAO en Microélectronique
Auteur(s): Hacene, Azizi
Mots-clés: microélectronique
CAO
placement
routage
Logique floue
parallélisme
Date de publication: 12-avr-2018
Résumé: Depuis l'arrivée des circuits VLSI, la complexité des circuits implantés n'est plus limitée par la technologie, mais par le processus de conception. Un concepteur ne peut plus réaliser certains circuits sans l'aide d'outils de CAO tant la complexité des circuits est grande, et ceci pour plusieurs raisons : le temps de conception, l'optimisation et la stabilité des circuits. Notre travail s'inscrit dans le cadre de l'automatisation de la conception des circuits intégrés, à partir de la phase physique qui inclut le placement des cellules et le routage, et application de la logique floue et le parallélisme à ces outils. En effet, nous avons pris en considération, explicitement, deux aspects importants: présence de multiples objectifs contradictoires et utilisation de la connaissance experte dans la prise de décision. Ces aspects peuvent être traités par la technique basée sur la théorie des ensembles flous. Ensuite, nous avons introduit le concept du parallélisme et son application à la conception des circuits intégrés pour la phase de placement et routage.
URI/URL: http://dspace.univ-setif.dz:8888/jspui/handle/123456789/1236
Collection(s) :Thèses de doctorat

Fichier(s) constituant ce document :

Fichier Description TailleFormat
N° 40 HACENE AZIZI.rar1,97 MBWinrarVoir/Ouvrir
View Statistics

Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.

 

Valid XHTML 1.0! Ce site utilise l'application DSpace, Version 1.4.1 - Commentaires